- r -
- r
: MipsISA
, RiscvISA
- R
: X86ISA
- r
: X86ISA
- r0
: MipsISA
, RiscvISA
- ra
: PowerISA
- random
: MipsISA
, RiscvISA
- rao2
: ArmISA
- rao3
: ArmISA
- rao4
: ArmISA
- raz
: ArmISA
- raz_13_4
: ArmISA
- raz_28
: ArmISA
- rc31
: PowerISA
- RCV_ADDRESS_TABLE_SIZE
: iGbReg
- rd
: ArmISA
, X86ISA
- re
: MipsISA
, RiscvISA
- RE
: X86ISA
- readable
: X86ISA
- recip_sqrt_estimate
: ArmISA
- red
: SparcISA
- reg
: X86ISA
- REG_AIFS
: iGbReg
- REG_CRCERRS
: iGbReg
- REG_CTRL
: iGbReg
- REG_CTRL_EXT
: iGbReg
- REG_EECD
: iGbReg
- REG_EERD
: iGbReg
- REG_EICR
: iGbReg
- REG_FCAH
: iGbReg
- REG_FCAL
: iGbReg
- REG_FCRTH
: iGbReg
- REG_FCRTL
: iGbReg
- REG_FCT
: iGbReg
- REG_FCTTV
: iGbReg
- REG_FWSM
: iGbReg
- REG_IAM
: iGbReg
- REG_ICR
: iGbReg
- REG_ICS
: iGbReg
- REG_IMC
: iGbReg
- REG_IMS
: iGbReg
- REG_ITR
: iGbReg
- REG_IVAR0
: iGbReg
- REG_LEDCTL
: iGbReg
- REG_MANC
: iGbReg
- REG_MDIC
: iGbReg
- REG_MTA
: iGbReg
- REG_PBA
: iGbReg
- REG_RADV
: iGbReg
- REG_RAH
: iGbReg
- REG_RAL
: iGbReg
- REG_RCTL
: iGbReg
- REG_RDBAH
: iGbReg
- REG_RDBAL
: iGbReg
- REG_RDH
: iGbReg
- REG_RDLEN
: iGbReg
- REG_RDT
: iGbReg
- REG_RDTR
: iGbReg
- reg_redir
: AlphaISA
- REG_RFCTL
: iGbReg
- REG_RLPML
: iGbReg
- REG_RXCSUM
: iGbReg
- REG_RXDCTL
: iGbReg
- REG_SRRCTL
: iGbReg
- REG_STATUS
: iGbReg
- REG_SWFWSYNC
: iGbReg
- REG_SWSM
: iGbReg
- REG_TADV
: iGbReg
- REG_TCTL
: iGbReg
- REG_TDBAH
: iGbReg
- REG_TDBAL
: iGbReg
- REG_TDH
: iGbReg
- REG_TDLEN
: iGbReg
- REG_TDT
: iGbReg
- REG_TDWBAH
: iGbReg
- REG_TDWBAL
: iGbReg
- REG_TIDV
: iGbReg
- REG_TIPG
: iGbReg
- REG_TXDCA_CTL
: iGbReg
- REG_TXDCTL
: iGbReg
- REG_VET
: iGbReg
- REG_VFTA
: iGbReg
- REG_WUC
: iGbReg
- REG_WUFC
: iGbReg
- REG_WUS
: iGbReg
- RegisterNames
: RiscvISA
- regList
: ArmISA
- rep
: X86ISA
- repne
: X86ISA
- res0_23_22
: ArmISA
- res1_13_12_el2
: ArmISA
- res1_9_0_el2
: ArmISA
- reserved_20_13
: ArmISA
- reserved_22
: ArmISA
- reserved_30_26
: ArmISA
- reserved_4_3
: ArmISA
- resetHandler
: Stats
- resetQueue
: Stats
- ReturnAddressReg
: AlphaISA
, ArmISA
, MipsISA
, SparcISA
, X86ISA
- ReturnAddrReg
: RiscvISA
- ReturnValueReg
: AlphaISA
, ArmISA
, MipsISA
, PowerISA
, RiscvISA
, SparcISA
, X86ISA
- ReturnValueReg1
: ArmISA
- ReturnValueReg2
: ArmISA
- ReturnValueRegs
: RiscvISA
- rev
: MipsISA
, RiscvISA
- rf
: X86ISA
- rfr
: ArmISA
- rightButton
: Ps2
- rInit
: X86ISA
- ripl
: MipsISA
, RiscvISA
- rm
: ArmISA
, X86ISA
- rMode
: ArmISA
- rn
: ArmISA
, PowerISA
- RN
: X86ISA
- rnst
: MipsISA
- rotate
: ArmISA
- roundingModes
: ArmISA
- rpl
: X86ISA
- rr
: ArmISA
- rs
: ArmISA
, PowerISA
- rsmCycle
: X86ISA
- rsvd
: ArmISA
- rt
: ArmISA
- rw
: ArmISA
- rw0
: X86ISA
- rw1
: X86ISA
- rw2
: X86ISA
- rw3
: X86ISA
- RX
: X86ISA
- RXDE_CE
: iGbReg
- RXDE_IPE
: iGbReg
- RXDE_RXE
: iGbReg
- RXDE_SE
: iGbReg
- RXDE_SEQ
: iGbReg
- RXDE_TCPE
: iGbReg
- RXDEE_CE
: iGbReg
- RXDEE_HBO
: iGbReg
- RXDEE_IPE
: iGbReg
- RXDEE_LE
: iGbReg
- RXDEE_OSE
: iGbReg
- RXDEE_PE
: iGbReg
- RXDEE_TCPE
: iGbReg
- RXDEE_USE
: iGbReg
- RXDP_IPV4
: iGbReg
- RXDP_IPV4E
: iGbReg
- RXDP_IPV6
: iGbReg
- RXDP_IPV6E
: iGbReg
- RXDP_NFS
: iGbReg
- RXDP_SCTP
: iGbReg
- RXDP_TCP
: iGbReg
- RXDP_UDP
: iGbReg
- RXDS_CRCV
: iGbReg
- RXDS_DD
: iGbReg
- RXDS_DYNINT
: iGbReg
- RXDS_EOP
: iGbReg
- RXDS_IPCS
: iGbReg
- RXDS_IXSM
: iGbReg
- RXDS_PIF
: iGbReg
- RXDS_TCPCS
: iGbReg
- RXDS_UDPCS
: iGbReg
- RXDS_UDPV
: iGbReg
- RXDS_VP
: iGbReg
- RXDT_ADV_ONEBUF
: iGbReg
- RXDT_ADV_SPLIT_A
: iGbReg
- RXDT_LEGACY
: iGbReg
- RxStateStrings
: Sinic
Generated on Fri Jun 9 2017 13:04:44 for gem5 by doxygen 1.8.6