Here is a list of all namespace members with links to the namespace documentation for each member:
- i -
- i
: ArmISA
, MipsISA
, RiscvISA
- ia
: MipsISA
, RiscvISA
- ibe
: SparcISA
- ibusep
: MipsISA
- ic()
: iGbReg::TxdOp
- iCacheLineSize
: ArmISA
- ICM_CM()
: AlphaISA
- ics
: MipsISA
- ICSR_FPE()
: AlphaISA
- ICSR_SDE()
: AlphaISA
- ICSR_SPE()
: AlphaISA
- id
: SparcISA
- IDBit
: X86ISA
- idc
: ArmISA
- ide
: ArmISA
, iGbReg::TxdOp
- idle
: AlphaISA::Kernel
, ArmISA::Kernel
, MipsISA::Kernel
, PowerISA::Kernel
, RiscvISA::Kernel
, SparcISA::Kernel
, X86ISA::Kernel
- IDTPhysAddr
: X86ISA
- IDTVirtAddr
: X86ISA
- ie
: MipsISA
, RiscvISA
- IEBit
: X86ISA
- iexi
: MipsISA
- if()
: ArmISA
- IFBit
: X86ISA
- ifcs()
: iGbReg::TxdOp
- ignore
: Trace
- il
: ArmISA
, MipsISA
, RiscvISA
- illegalExceptionReturn()
: ArmISA
- im0
: MipsISA
, RiscvISA
- im1
: MipsISA
, RiscvISA
- im2
: MipsISA
, RiscvISA
- im3
: MipsISA
, RiscvISA
- im4
: MipsISA
, RiscvISA
- im5
: MipsISA
, RiscvISA
- im6
: MipsISA
, RiscvISA
- imm
: ArmISA
- imm16
: ArmISA
- immed11_0
: ArmISA
- immed23_0
: ArmISA
- immed7_0
: ArmISA
- immedHi11_8
: ArmISA
- immedLo3_0
: ArmISA
- imo
: ArmISA
- impl
: MipsISA
, RiscvISA
- inAArch64()
: ArmISA
- index
: MipsISA
, RiscvISA
, X86ISA
- Inexact
: MipsISA
- init
: Stats
- initCPU()
: AlphaISA
, ArmISA
, MipsISA
, PowerISA
, RiscvISA
, SparcISA
, X86ISA
- initializeIprTable()
: AlphaISA
- initiateMemRead()
: X86ISA
- initIPRs()
: AlphaISA
- initParam()
: PseudoInst
- initSimStats()
: Stats
- initText()
: Stats
- inPrivilegedMode()
: ArmISA
- inSecureState()
: ArmISA
- INST_ACCESS
: RiscvISA
- INST_ADDR_MISALIGNED
: RiscvISA
- INST_ILLEGAL
: RiscvISA
- installSegDesc()
: X86ISA
- instBits
: ArmISA
- InstMap
: DecodeCache
- INT_ABT
: ArmISA
- INT_FIQ
: ArmISA
- INT_IRQ
: ArmISA
- INT_RST
: ArmISA
- INT_SEV
: ArmISA
- INT_VIRT_FIQ
: ArmISA
- INT_VIRT_IRQ
: ArmISA
- IntAddrPrefixCPUID
: X86ISA
- IntAddrPrefixIO
: X86ISA
- IntAddrPrefixMask
: X86ISA
- IntAddrPrefixMSR
: X86ISA
- intEn
: X86ISA
- interptCtrlPresent
: ArmISA
- InterruptCode
: RiscvISA
- InterruptLevels
: AlphaISA
, MipsISA
- InterruptTypes
: ArmISA
, SparcISA
- intf
: X86ISA
- IntFoldBit
: X86ISA
- INTINDEX_ETHERNET
: AlphaISA
, MipsISA
- INTINDEX_SCSI
: AlphaISA
, MipsISA
- INTLEVEL_EXTERNAL_MAX
: AlphaISA
, MipsISA
- INTLEVEL_EXTERNAL_MIN
: AlphaISA
, MipsISA
- INTLEVEL_IRQ0
: AlphaISA
, MipsISA
- INTLEVEL_IRQ1
: AlphaISA
, MipsISA
- INTLEVEL_IRQ2
: AlphaISA
, MipsISA
- INTLEVEL_IRQ3
: AlphaISA
, MipsISA
- INTLEVEL_SERIAL
: AlphaISA
, MipsISA
- INTLEVEL_SOFTWARE_MAX
: AlphaISA
, MipsISA
- INTLEVEL_SOFTWARE_MIN
: AlphaISA
, MipsISA
- IntReg
: AlphaISA
, ArmISA
, MipsISA
, NullISA
, PowerISA
, RiscvISA
, SparcISA
, X86ISA
- IntReg64Map
: ArmISA
- INTREG_ABT()
: ArmISA
- INTREG_CR
: PowerISA
- INTREG_CTR
: PowerISA
- INTREG_DSP_ACX0
: MipsISA
- INTREG_DSP_ACX1
: MipsISA
- INTREG_DSP_ACX2
: MipsISA
- INTREG_DSP_ACX3
: MipsISA
- INTREG_DSP_CONTROL
: MipsISA
- INTREG_DSP_HI0
: MipsISA
- INTREG_DSP_HI1
: MipsISA
- INTREG_DSP_HI2
: MipsISA
- INTREG_DSP_HI3
: MipsISA
- INTREG_DSP_LO0
: MipsISA
- INTREG_DSP_LO1
: MipsISA
- INTREG_DSP_LO2
: MipsISA
- INTREG_DSP_LO3
: MipsISA
- INTREG_DUMMY
: ArmISA
- INTREG_FIQ()
: ArmISA
- INTREG_FOLDED()
: X86ISA
- INTREG_FPSCR
: PowerISA
- INTREG_HI
: MipsISA
- INTREG_HYP()
: ArmISA
- INTREG_IMPLICIT()
: X86ISA
- INTREG_IRQ()
: ArmISA
- INTREG_LO
: MipsISA
- INTREG_LR
: ArmISA
, PowerISA
- INTREG_LR_ABT
: ArmISA
- INTREG_LR_FIQ
: ArmISA
- INTREG_LR_HYP
: ArmISA
- INTREG_LR_IRQ
: ArmISA
- INTREG_LR_MON
: ArmISA
- INTREG_LR_SVC
: ArmISA
- INTREG_LR_UND
: ArmISA
- INTREG_LR_USR
: ArmISA
- INTREG_MICRO()
: X86ISA
- INTREG_MON()
: ArmISA
- INTREG_PC
: ArmISA
- INTREG_PC_ABT
: ArmISA
- INTREG_PC_FIQ
: ArmISA
- INTREG_PC_HYP
: ArmISA
- INTREG_PC_IRQ
: ArmISA
- INTREG_PC_MON
: ArmISA
- INTREG_PC_SVC
: ArmISA
- INTREG_PC_UND
: ArmISA
- INTREG_PC_USR
: ArmISA
- INTREG_R0
: ArmISA
- INTREG_R0_ABT
: ArmISA
- INTREG_R0_FIQ
: ArmISA
- INTREG_R0_HYP
: ArmISA
- INTREG_R0_IRQ
: ArmISA
- INTREG_R0_MON
: ArmISA
- INTREG_R0_SVC
: ArmISA
- INTREG_R0_UND
: ArmISA
- INTREG_R0_USR
: ArmISA
- INTREG_R1
: ArmISA
- INTREG_R10
: ArmISA
- INTREG_R10_ABT
: ArmISA
- INTREG_R10_FIQ
: ArmISA
- INTREG_R10_HYP
: ArmISA
- INTREG_R10_IRQ
: ArmISA
- INTREG_R10_MON
: ArmISA
- INTREG_R10_SVC
: ArmISA
- INTREG_R10_UND
: ArmISA
- INTREG_R10_USR
: ArmISA
- INTREG_R11
: ArmISA
- INTREG_R11_ABT
: ArmISA
- INTREG_R11_FIQ
: ArmISA
- INTREG_R11_HYP
: ArmISA
- INTREG_R11_IRQ
: ArmISA
- INTREG_R11_MON
: ArmISA
- INTREG_R11_SVC
: ArmISA
- INTREG_R11_UND
: ArmISA
- INTREG_R11_USR
: ArmISA
- INTREG_R12
: ArmISA
- INTREG_R12_ABT
: ArmISA
- INTREG_R12_FIQ
: ArmISA
- INTREG_R12_HYP
: ArmISA
- INTREG_R12_IRQ
: ArmISA
- INTREG_R12_MON
: ArmISA
- INTREG_R12_SVC
: ArmISA
- INTREG_R12_UND
: ArmISA
- INTREG_R12_USR
: ArmISA
- INTREG_R13
: ArmISA
- INTREG_R13_ABT
: ArmISA
- INTREG_R13_FIQ
: ArmISA
- INTREG_R13_HYP
: ArmISA
- INTREG_R13_IRQ
: ArmISA
- INTREG_R13_MON
: ArmISA
- INTREG_R13_SVC
: ArmISA
- INTREG_R13_UND
: ArmISA
- INTREG_R13_USR
: ArmISA
- INTREG_R14
: ArmISA
- INTREG_R14_ABT
: ArmISA
- INTREG_R14_FIQ
: ArmISA
- INTREG_R14_HYP
: ArmISA
- INTREG_R14_IRQ
: ArmISA
- INTREG_R14_MON
: ArmISA
- INTREG_R14_SVC
: ArmISA
- INTREG_R14_UND
: ArmISA
- INTREG_R14_USR
: ArmISA
- INTREG_R15
: ArmISA
- INTREG_R15_ABT
: ArmISA
- INTREG_R15_FIQ
: ArmISA
- INTREG_R15_HYP
: ArmISA
- INTREG_R15_IRQ
: ArmISA
- INTREG_R15_MON
: ArmISA
- INTREG_R15_SVC
: ArmISA
- INTREG_R15_UND
: ArmISA
- INTREG_R15_USR
: ArmISA
- INTREG_R1_ABT
: ArmISA
- INTREG_R1_FIQ
: ArmISA
- INTREG_R1_HYP
: ArmISA
- INTREG_R1_IRQ
: ArmISA
- INTREG_R1_MON
: ArmISA
- INTREG_R1_SVC
: ArmISA
- INTREG_R1_UND
: ArmISA
- INTREG_R1_USR
: ArmISA
- INTREG_R2
: ArmISA
- INTREG_R2_ABT
: ArmISA
- INTREG_R2_FIQ
: ArmISA
- INTREG_R2_HYP
: ArmISA
- INTREG_R2_IRQ
: ArmISA
- INTREG_R2_MON
: ArmISA
- INTREG_R2_SVC
: ArmISA
- INTREG_R2_UND
: ArmISA
- INTREG_R2_USR
: ArmISA
- INTREG_R3
: ArmISA
- INTREG_R3_ABT
: ArmISA
- INTREG_R3_FIQ
: ArmISA
- INTREG_R3_HYP
: ArmISA
- INTREG_R3_IRQ
: ArmISA
- INTREG_R3_MON
: ArmISA
- INTREG_R3_SVC
: ArmISA
- INTREG_R3_UND
: ArmISA
- INTREG_R3_USR
: ArmISA
- INTREG_R4
: ArmISA
- INTREG_R4_ABT
: ArmISA
- INTREG_R4_FIQ
: ArmISA
- INTREG_R4_HYP
: ArmISA
- INTREG_R4_IRQ
: ArmISA
- INTREG_R4_MON
: ArmISA
- INTREG_R4_SVC
: ArmISA
- INTREG_R4_UND
: ArmISA
- INTREG_R4_USR
: ArmISA
- INTREG_R5
: ArmISA
- INTREG_R5_ABT
: ArmISA
- INTREG_R5_FIQ
: ArmISA
- INTREG_R5_HYP
: ArmISA
- INTREG_R5_IRQ
: ArmISA
- INTREG_R5_MON
: ArmISA
- INTREG_R5_SVC
: ArmISA
- INTREG_R5_UND
: ArmISA
- INTREG_R5_USR
: ArmISA
- INTREG_R6
: ArmISA
- INTREG_R6_ABT
: ArmISA
- INTREG_R6_FIQ
: ArmISA
- INTREG_R6_HYP
: ArmISA
- INTREG_R6_IRQ
: ArmISA
- INTREG_R6_MON
: ArmISA
- INTREG_R6_SVC
: ArmISA
- INTREG_R6_UND
: ArmISA
- INTREG_R6_USR
: ArmISA
- INTREG_R7
: ArmISA
- INTREG_R7_ABT
: ArmISA
- INTREG_R7_FIQ
: ArmISA
- INTREG_R7_HYP
: ArmISA
- INTREG_R7_IRQ
: ArmISA
- INTREG_R7_MON
: ArmISA
- INTREG_R7_SVC
: ArmISA
- INTREG_R7_UND
: ArmISA
- INTREG_R7_USR
: ArmISA
- INTREG_R8
: ArmISA
- INTREG_R8_ABT
: ArmISA
- INTREG_R8_FIQ
: ArmISA
- INTREG_R8_HYP
: ArmISA
- INTREG_R8_IRQ
: ArmISA
- INTREG_R8_MON
: ArmISA
- INTREG_R8_SVC
: ArmISA
- INTREG_R8_UND
: ArmISA
- INTREG_R8_USR
: ArmISA
- INTREG_R9
: ArmISA
- INTREG_R9_ABT
: ArmISA
- INTREG_R9_FIQ
: ArmISA
- INTREG_R9_HYP
: ArmISA
- INTREG_R9_IRQ
: ArmISA
- INTREG_R9_MON
: ArmISA
- INTREG_R9_SVC
: ArmISA
- INTREG_R9_UND
: ArmISA
- INTREG_R9_USR
: ArmISA
- INTREG_RSV
: PowerISA
- INTREG_RSV_ADDR
: PowerISA
- INTREG_RSV_LEN
: PowerISA
- INTREG_SP
: ArmISA
- INTREG_SP0
: ArmISA
- INTREG_SP1
: ArmISA
- INTREG_SP2
: ArmISA
- INTREG_SP3
: ArmISA
- INTREG_SP_ABT
: ArmISA
- INTREG_SP_FIQ
: ArmISA
- INTREG_SP_HYP
: ArmISA
- INTREG_SP_IRQ
: ArmISA
- INTREG_SP_MON
: ArmISA
- INTREG_SP_SVC
: ArmISA
- INTREG_SP_UND
: ArmISA
- INTREG_SP_USR
: ArmISA
- INTREG_SPX
: ArmISA
- INTREG_SVC()
: ArmISA
- INTREG_UND()
: ArmISA
- INTREG_UREG0
: ArmISA
- INTREG_UREG1
: ArmISA
- INTREG_UREG2
: ArmISA
- INTREG_USR()
: ArmISA
- INTREG_X0
: ArmISA
- INTREG_X1
: ArmISA
- INTREG_X10
: ArmISA
- INTREG_X11
: ArmISA
- INTREG_X12
: ArmISA
- INTREG_X13
: ArmISA
- INTREG_X14
: ArmISA
- INTREG_X15
: ArmISA
- INTREG_X16
: ArmISA
- INTREG_X17
: ArmISA
- INTREG_X18
: ArmISA
- INTREG_X19
: ArmISA
- INTREG_X2
: ArmISA
- INTREG_X20
: ArmISA
- INTREG_X21
: ArmISA
- INTREG_X22
: ArmISA
- INTREG_X23
: ArmISA
- INTREG_X24
: ArmISA
- INTREG_X25
: ArmISA
- INTREG_X26
: ArmISA
- INTREG_X27
: ArmISA
- INTREG_X28
: ArmISA
- INTREG_X29
: ArmISA
- INTREG_X3
: ArmISA
- INTREG_X30
: ArmISA
- INTREG_X31
: ArmISA
- INTREG_X4
: ArmISA
- INTREG_X5
: ArmISA
- INTREG_X6
: ArmISA
- INTREG_X7
: ArmISA
- INTREG_X8
: ArmISA
- INTREG_X9
: ArmISA
- INTREG_XER
: PowerISA
- INTREG_ZERO
: ArmISA
- IntRegAbtMap
: ArmISA
- IntRegFiqMap
: ArmISA
- IntRegHypMap
: ArmISA
- IntRegIndex
: ArmISA
- intRegInMode()
: ArmISA
- IntRegIrqMap
: ArmISA
- IntRegMap
: ArmISA
- IntRegMonMap
: ArmISA
- intRegNames
: Trace
- intRegsPerMode
: ArmISA
- IntRegSvcMap
: ArmISA
- IntRegUndMap
: ArmISA
- IntRegUsrMap
: ArmISA
- IntTypes
: iGbReg
- inUserMode()
: AlphaISA
, ArmISA
, MipsISA
, PowerISA
, RiscvISA
, SparcISA
, X86ISA
- inv
: X86ISA
- Invalid
: MipsISA
- io
: MipsISA
- ioe
: ArmISA
- iopl
: X86ISA
- ip()
: iGbReg::TxdOp
- ip0
: MipsISA
, RiscvISA
- ip1
: MipsISA
, RiscvISA
- ip2
: MipsISA
, RiscvISA
- ip3
: MipsISA
, RiscvISA
- ip4
: MipsISA
, RiscvISA
- ip5
: MipsISA
, RiscvISA
- ip6
: MipsISA
, RiscvISA
- ipcse()
: iGbReg::TxdOp
- ipcso()
: iGbReg::TxdOp
- ipcss()
: iGbReg::TxdOp
- ipl
: MipsISA
, RiscvISA
- ippci
: MipsISA
, RiscvISA
- IPR_ALT_MODE
: AlphaISA
- IPR_ASTER
: AlphaISA
- IPR_ASTRR
: AlphaISA
- IPR_CC
: AlphaISA
- IPR_CC_CTL
: AlphaISA
- IPR_CLASS_PSEUDO_INST
: GenericISA
- IPR_CLASS_SHIFT
: GenericISA
- IPR_DC_FLUSH
: AlphaISA
- IPR_DC_MODE
: AlphaISA
- IPR_DC_PERR_STAT
: AlphaISA
- IPR_DC_TEST_CTL
: AlphaISA
- IPR_DC_TEST_TAG
: AlphaISA
- IPR_DC_TEST_TAG_TEMP
: AlphaISA
- IPR_DTB_ASN
: AlphaISA
- IPR_DTB_CM
: AlphaISA
- IPR_DTB_IA
: AlphaISA
- IPR_DTB_IAP
: AlphaISA
- IPR_DTB_IS
: AlphaISA
- IPR_DTB_PTE
: AlphaISA
- IPR_DTB_PTE_TEMP
: AlphaISA
- IPR_DTB_TAG
: AlphaISA
- IPR_EXC_ADDR
: AlphaISA
- IPR_EXC_MASK
: AlphaISA
- IPR_EXC_SUM
: AlphaISA
- IPR_HWINT_CLR
: AlphaISA
- IPR_IC_FLUSH
: AlphaISA
- IPR_IC_PERR_STAT
: AlphaISA
- IPR_ICM
: AlphaISA
- IPR_ICSR
: AlphaISA
- IPR_IFAULT_VA_FORM
: AlphaISA
- IPR_IN_CLASS_MASK
: GenericISA
- IPR_INTID
: AlphaISA
- IPR_IPLR
: AlphaISA
- IPR_ISR
: AlphaISA
- IPR_ITB_ASN
: AlphaISA
- IPR_ITB_IA
: AlphaISA
- IPR_ITB_IAP
: AlphaISA
- IPR_ITB_IS
: AlphaISA
- IPR_ITB_PTE
: AlphaISA
- IPR_ITB_PTE_TEMP
: AlphaISA
- IPR_ITB_TAG
: AlphaISA
- IPR_IVPTBR
: AlphaISA
- IPR_MAF_MODE
: AlphaISA
- IPR_MCSR
: AlphaISA
- IPR_MM_STAT
: AlphaISA
- IPR_MVPTBR
: AlphaISA
- IPR_PAL_BASE
: AlphaISA
- IPR_PALtemp0
: AlphaISA
- IPR_PALtemp1
: AlphaISA
- IPR_PALtemp10
: AlphaISA
- IPR_PALtemp11
: AlphaISA
- IPR_PALtemp12
: AlphaISA
- IPR_PALtemp13
: AlphaISA
- IPR_PALtemp14
: AlphaISA
- IPR_PALtemp15
: AlphaISA
- IPR_PALtemp16
: AlphaISA
- IPR_PALtemp17
: AlphaISA
- IPR_PALtemp18
: AlphaISA
- IPR_PALtemp19
: AlphaISA
- IPR_PALtemp2
: AlphaISA
- IPR_PALtemp20
: AlphaISA
- IPR_PALtemp21
: AlphaISA
- IPR_PALtemp22
: AlphaISA
- IPR_PALtemp23
: AlphaISA
- IPR_PALtemp3
: AlphaISA
- IPR_PALtemp4
: AlphaISA
- IPR_PALtemp5
: AlphaISA
- IPR_PALtemp6
: AlphaISA
- IPR_PALtemp7
: AlphaISA
- IPR_PALtemp8
: AlphaISA
- IPR_PALtemp9
: AlphaISA
- IPR_PMCTR
: AlphaISA
- IPR_SIRR
: AlphaISA
- IPR_SL_RCV
: AlphaISA
- IPR_SL_XMIT
: AlphaISA
- IPR_VA
: AlphaISA
- IPR_VA_FORM
: AlphaISA
- iprAddressPseudoInst()
: GenericISA
- IprIsReadable()
: AlphaISA
- IprIsWritable()
: AlphaISA
- IprToMiscRegIndex
: AlphaISA
- ips
: ArmISA
- ipti
: MipsISA
, RiscvISA
- ir0
: ArmISA
- ir1
: ArmISA
- ir2
: ArmISA
- ir3
: ArmISA
- ir4
: ArmISA
- ir5
: ArmISA
- ir6
: ArmISA
- ir7
: ArmISA
- irgn0
: ArmISA
- irgn1
: ArmISA
- irq
: ArmISA
- is
: MipsISA
, RiscvISA
- isAdvDesc()
: iGbReg::TxdOp
- isBigEndian64()
: ArmISA
- isContext()
: iGbReg::TxdOp
- isData()
: iGbReg::TxdOp
- isGenericIprAccess()
: GenericISA
- IsK0Seg()
: AlphaISA
- IsK1Seg()
: AlphaISA
- isLegacy()
: iGbReg::TxdOp
- isMisc
: ArmISA
- isNan()
: MipsISA
- isQnan()
: MipsISA
- isquietnan()
: RiscvISA
- isquietnan< double >()
: RiscvISA
- isquietnan< float >()
: RiscvISA
- issignalingnan()
: RiscvISA
- issignalingnan< double >()
: RiscvISA
- issignalingnan< float >()
: RiscvISA
- isSnan()
: ArmISA
, MipsISA
- isSP()
: ArmISA
- IST
: X86ISA
- ISTPhysAddr
: X86ISA
- ISTVirtAddr
: X86ISA
- isType()
: iGbReg::TxdOp
- isTypes()
: iGbReg::TxdOp
- IsUSeg()
: AlphaISA
- isValidMiscReg()
: X86ISA
- it1
: ArmISA
- it2
: ArmISA
- IT_ACK
: iGbReg
- IT_CPU_MONDO
: SparcISA
- IT_DEV_MONDO
: SparcISA
- IT_GPI0
: iGbReg
- IT_GPI1
: iGbReg
- IT_HINTP
: SparcISA
- IT_INT_VEC
: SparcISA
- IT_LSC
: iGbReg
- IT_MADC
: iGbReg
- IT_NONE
: iGbReg
- IT_RES_ERROR
: SparcISA
- IT_RXCFG
: iGbReg
- IT_RXDMT
: iGbReg
- IT_RXO
: iGbReg
- IT_RXSEQ
: iGbReg
- IT_RXT
: iGbReg
- IT_SOFT_INT
: SparcISA
- IT_SRPD
: iGbReg
- IT_TRAP_LEVEL_ZERO
: SparcISA
- IT_TXDLOW
: iGbReg
- IT_TXDW
: iGbReg
- IT_TXQE
: iGbReg
- ITB_ASN_ASN()
: AlphaISA
- ITB_PTE_ASMA()
: AlphaISA
- ITB_PTE_FONR()
: AlphaISA
- ITB_PTE_FONW()
: AlphaISA
- ITB_PTE_GH()
: AlphaISA
- ITB_PTE_PPN()
: AlphaISA
- ITB_PTE_XRE()
: AlphaISA
- itd
: ArmISA
- ITOUCH_ANNOTE
: AlphaISA
, MipsISA
- itstate
: ArmISA
- itState()
: ArmISA
- itstateCond
: ArmISA
- itstateMask
: ArmISA
- iv
: MipsISA
, RiscvISA
- ixc
: ArmISA
- ixe
: ArmISA
- ixmt
: MipsISA
- ixsm()
: iGbReg::TxdOp